חדשות היום
חדשות אלקטרוניקה

ARM וסינופסיס מרחיבות את שיתוף הפעולה לשיפור הביצועים

ARM  וסינופסיס מרחיבות את שיתוף הפעולה לשיפור הביצועים, החיסכון באנרגיה ותהליכי העיצוב והאימות של מערכות העל שבב שלARM. ARM, מובילה בפיתוח פתרונות IP (קניין רוחני) טכנולוגיים לתעשיית האלקטרוניקה, וסינופסיס, מובילה עולמית בתכנון אלקטרוני אוטומטי (EDA) המספקת לשוק האלקטרוניקה העולמי תוכנה, קניין אינטלקטואלי (IP) ושירותים לצורך תכנון, אימות וייצור של מוליכים למחצה, חתמו על הסכם רב שנתי המרחיב את הגישה של סינופסיס למאגרי הקניין הרוחני של ARM.החברות מתכוונות להעמיק את שיתוף הפעולה ביניהן על מנת לאפשר למעצבי מערכות על-שבב (SoCs) לבצע אופטימיזציה של צריכת האנרגיה והביצועים במערכות SoCs המבוססות על הטכנולוגיה של ARM, עם פלטפורמת היישום Galaxy ופלטפורמת האימות Discovery VIP של Synopsys, תוך צמצום העלויות וזמן הפיתוח עד להשקה.

בהתבסס על כלי עיצוב קודמים לפיתוח מערכות אלקטרוניות (EDA) ועל חוזי הרישוי למעבד ה- Cortex-A15 של ARM, מספק ההסכם החדש לחברת סינופסיס גישה למגוון רחב של מעבדי Cortex, כולל לטכנולוגיה הנדרשת להפעלת תהליכי big.LITTLE™ (שילוב בין מעבדים בעלי עוצמות שונות), לפתרון ה-IP  הפיזי Artisan, לטכנולוגיית POP המותאמת ליישום במעבד  Cortex, כמו גם למערכת התאימות לזיכרון מטמון (Cache Coherent Interconnect) CoreLink® CCI-400 ולפרוטוקול AMBA 4 ACE system IP.

הרחבת שיתוף הפעולה, כך שיכלול את הטכנולוגיות החדשות ביותר של ARM, תאפשר לסינופסיס ליצור ולשווק כלי אופטימיזציה ומתודולוגיות ליישום ואימות תהליכי העיבוד במוצרי ARM, ובמקביל תוכל ARM ליהנות משדרוג פתרונות ה-IP  שלה.

שיתוף הפעולה המתמשך בין החברות מיועד לענות על הביקושים ממעצבי מערכות על-שבב למוצרים המצטיינים ביעילות רבה יותר, בצריכת אנרגיה מופחתת ובביצועים גבוהים. ניתן לציין כדוגמה את תהליך big.LITTLE™, המשלב בין מעבדCortex-A15 MPCore™  למעבדCortex-A7 MPCore עם מערכת התאימות לזיכרון מטמון CoreLink® CCI-400 , בכדי לאפשר לתוכנה להשתלב בקלות עם המעבד האופטימלי לכל משימה ומשימה. מדובר בתבנית המאפשרת חיסכון של עד 70% בצריכת האנרגיה בעומס עבודה רגיל.

האחדת המומחיות של שתי החברות תאפשר זרימה אופטימלית שתעשה שימוש בכלי ה- Galaxy ובמתודולוגיות של סינופסיס, כמו גם ב-IP הפיזי Artisan ובפתרונותPOP , על מנת לאפשר יצירת עיצובי מערכות על-שבב על בסיס מעבדי Cortex-A9, Cortex-A15 ו- Cortex-A7במהירות רבה יותר, ביצועים משופרים וחיסכון ניכר בצריכת האנרגיה. הפתרון יזכה להשלמה בדמות ערכת העיצוב Virtualizer™ של Synopsys המיועדת לתהליך העיבוד big.LITTLE™, כמו גם על ידי פלטפורמת האימות Discovery VIP וכלי ניתוח הפרוטוקול AMBA 4 ACE.

 

תגובות סגורות